Diseño e implementación de sistemas de procesado de señal en FPGAs (5ª edición)
Información do curso
Diseño e implementación de sistemas de procesado de señal en FPGAs (5ª edición)
Tipo | Curso de Formación | ||||
Código | FT111001 | ||||
Nome | Diseño e implementación de sistemas de procesado de señal en FPGAs (5ª edición) |
|
|||
Modalidade | Presencial | ||||
Información de contacto: | |||||
· Teléfono | 986 812163 | ||||
· Fax | |||||
· Enderezo electrónico | |||||
Compartir: |
Entidades organizadoras
Departamento de Tecnoloxía ElectrónicaInformación sobre o calendario (datas)
Período de preinscrición | 03/05/2010 00:00 - 28/05/2010 23:59 |
---|---|
Período de matrícula | 01/06/2010 00:00 - 10/06/2010 23:59 |
Período de docencia | 21/06/2010 - 25/06/2010 |
Prazas e créditos
Número mínimo de participantes | 16 |
---|---|
Número máximo de participantes | 24 |
Créditos teóricos | 0.6 |
Créditos prácticos | 2.4 |
Validación de libre elección | 2 |
Destinatarios/as
El presente curso está dirigido a estudiantes universitarios y profesionales interesados en profundizar sus conocimientos acerca de la tecnología de circuitos configurables (PLDs y FPGAs) y su aplicación al área del procesado de señal. Para ello se analizarán y utilizarán herramientas y plataformas avanzadas de diseño a través de las cuales el alumno podrá adquirir una visión actualizada de los recursos de diseño disponibles así como los conocimientos y habilidades suficientes para el manejo de dichas herramientas.Condicións de acceso
1.Titulados/as universitarios o estudiantes de primer y segundo ciclo preferentemente de las titulaciones de Ing. Industrial/Ing. Técnica Industrial e Ing. de Telecomunicación/Ing. Técnica de Telecomunicación.2.Profesionales directamente vinculados con la Electrónica, siempre y cuando reunan los requisitos legales para cursar estudios universitarios.
3.De forma excepcional y siempre que no superen el 50% del total de los alumnos del curso, podrán ser admitidos profesionales relacionados con la Electrónica que non reúnan los requisitos legales de acceso a la universidad.
Criterios de selección
Orden de preinscripción.Calendario
Fechas del curso: del 21/06/2010 al 25/06/2010Horario: de 9:30 a 14:00 y de 15:00 a 17:00
Periodo de preinscripción: 03/05/2010 al 28/05/2010
Periodo de matrícula: 01/06/2010 al 10/06/2010
LUGAR: Laboratorio nº 5 de Electrónica Digital del Departamento de Tecnología Electrónica (ampliación ETSI de Telecomunicación)
HORARIO: De 09:30 a 14:00 y de 15:00 a 17:00 horas
Programa
MÓDULOS TEÓRICOS:FPGAs en Procesado de Señal
Arquitectura avanzada de las FPGAs. FPGAs con recursos DSP. FPGAs frente a DSPs. Spartan-3 de Xilinx. Herramientas de diseño DSP.
Introducción a las herramientas de diseño
Matlab/Simulink. Xilinx System Generator. Diseño de sistemas de procesado de señal en Simulink.
Procesado de señales en FPGAs
Diseño de filtros digitales. Aritmética distribuida.Co-simulación VHDL. Sistemas multifrecuencia.
MÓDULOS PRÁCTICOS:
Introducción al System Generator
Verificación hardware
Diseño de una unidad MAC (multiplicación y acumulación)
Diseño de filtros FIR
Operaciones matématicas. Algoritmos CORDIC
Procesado de Imagen
Diseño de filtros IRR y NCOs
Sistemas de comunicaciones digitales
Procesado de audio
Verificación utilizando ChipScope Pro
Co-simulacion VHDL
Sistemas multifrecuencia. Implementación de un down-converter
Sistemas multifrecuencia. Implementación de un filtro CIC
Implementación de un sintetizador digital de frecuencias
Implementación de un convertidor D/A Sigma-Delta
Modo de pagamento
En cualquier oficina de Caixanova indicando el nombre o el código del curso. Importe de la matrícula: 210,00.-€ coa posibilidade de obtención dunha bolsa de 56,00.-€Sistema de avaliación
Clases presenciales.Seguimiento continuo mediante la realización de actividades y ejercicios por parte del alumno.