Diseño e implementación de sistemas de procesado de señal en FPGAs
Información do curso
Diseño e implementación de sistemas de procesado de señal en FPGAs
Tipo | Curso de Formación | ||||
Código | FT110602 | ||||
Nome | Diseño e implementación de sistemas de procesado de señal en FPGAs |
|
|||
Modalidade | Presencial | ||||
Horas | 30 | ||||
Descrición | Diseño de sistemas de procesado de señal en FPGAs utilizando herramientas de alto nivel: simulación, verificación e implementación hardware. | ||||
Información de contacto: | |||||
· Teléfono | 986 812092 - 986 812099 | ||||
· Fax | |||||
· Enderezo electrónico | |||||
Compartir: |
Descrición
El presente curso está dirigido a estudiantes universitarios y profesionales interesados en profundizar sus conocimientos acerca de la tecnología de circuitos configurables (PLDs y FPGAs) y su aplicación al área del procesado de señal. Para ello se analizarán y utilizarán herramientas y plataformas avanzadas de diseño a través de las cuales el alumno podrá adquirir una visión actualizada de los recursos de diseño disponibles así como los conocimientos y habilidades suficientes para el manejo de dichas herramientas. El curso tiene un carácter eminentemente práctico.Entidades organizadoras
Departamento de Tecnología ElectrónicaPáxina web do curso
http://www.dte.uvigo.esInformación sobre o calendario (datas)
Período de preinscrición | 17/05/2006 00:00 - 02/06/2006 15:00 |
---|---|
Período de matrícula | 02/06/2005 00:00 - 16/06/2006 23:59 |
Período de docencia | 26/06/2006 - 04/07/2006 |
Prazas e créditos
Número mínimo de participantes | 12 |
---|---|
Número máximo de participantes | 22 |
Créditos teóricos | 0.6 |
Créditos prácticos | 2.4 |
Destinatarios/as
Profesionales vinculados con la Electrónica y alumnos con conocimiemtos básicos de Electrónica Digital.Obxectivos
1. Manejo de herramientas para el diseño, simulación y verificación de circuitos de procesado de señal.
2. Alternativas hardware para la implementación de sistemas de procesado de señal en FPGAs.
Condicións de acceso
1.Titulados/as universitarios o estudiantes de primer y segundo ciclo preferentemente de las titulaciones de Ing. Industrial/Ing. Técnica Industrial e Ing. de Telecomunicación/Ing. Técnica de Telecomunicación.2.Profesionales directamente vinculados con la Electrónica, siempre y cuando reunan los requisitos legales para cursar estudios universitarios.
3.De forma excepcional y siempre que no superen el 50% del total de los alumnos del curso, podrán ser admitidos profesionales relacionados con la Electrónica que non reúnan los requisitos legales de acceso a la universidad.
Criterios de selección
Orden de preinscripción y perfil del alumno.Calendario
El curso tendrá lugar del 26/06/2006 al 04/07/2006 en el horario de 9:30h a 14:30h.
Período de preinscripción: 17/05/2006 al 2/06/2006
Período de matrícula: 5/06/2006 al 16/06/2006
Programa
Teoría (6 horas):
Arquitecturas avanzadas de FPGAs
Entrada/salida de alta velocidad. PLLs integrados. Multiplicadores. Bloques DSP. Reconfiguración parcial. Ejemplos de aplicación.
Herramientas de diseño para FPGAs.
Módulos IP. Herramientas para procesado de señal. Herramientas para diseño SoC (”System on Chip”). Herramientas de verificación.
Procesado de señales en FPGAs.
Procesado en paralelo. Aritmética distribuida. Comparación con procesadores digitales de señales.
Práctica (24 horas):
Diseño y simulación de módulos de procesado de señal.
Librería de diseño de Xilinx (Xilinx Blockset). Aritmética en punto fijo. Desbordamiento.
Diseño y simulación de sistemas complejos de procesado de señal.
Diseño de sistemas multifrecuencia. Subsistemas. Co-simulación con VHDL.
Diseño
de una unidad MAC (multiplicación y acumulación).
Diseño
de filtros FIR. Aplicación a un sistema de procesado de audio.
Diseño
de filtros IIR.
Síntesis
e implementación de bloques de procesado de señal.
Estimación de recursos. Síntesis. Simulación temporal. Programación de los dispositivos. Verificación de funcionamiento utilizando Chipscope. Verificación de funcionamiento utilizando Hardware-in-the-Loop.
Modo de pagamento
El precio del curso es de 180€ y el procedimiento de pago de las tasas de matrícula se indicará por correo electrónico una vez que la solicitud de preinscripción haya sido aceptada.
Los alumnos/as que quieran acceder a una de las 5 becas de 40€ disponibles deberán entregar su expediente académico a alguno de los profesores del curso durante el plazo de preinscripción. La aceptación o no de la solicitud de beca se hará por correo electrónico una vez finalizado el plazo de preinscripción.
Impartido en
Laboratorio de Electrónica Digital de la E.T.S.I. Industrial. Campus Lagoas Marcosende de Vigo.Titulación
Título oficial de la Universidad de Vigo (previo pago de tasas): "Diseño e implementación de sistemas de procesado de señal con FPGAs".
Certificado de asistencia a todas las personas que asistan, como mínimo, al 80% de las horas del curso.
Profesorado
María José Moure Rodríguez
Dra. Ingeniera de Telecomunicación
Profesora Titular de
Teléfono: 986-812092
e-mail: mjmoure@uvigo.es
María Dolores Valdés Peña
Dra. Ingeniera de Telecomunicación
Profesora Contratada Doctor de
Teléfono: 986-812099
e-mail: mvaldes@uvigo.es
Sistema de avaliación
Clases presenciales.Seguimiento continuo mediante la realización de actividades y ejercicios por parte del alumno.